我用的是IDE的移动硬盘。如果不做转换电路,用别的方案行不行?我查了下,通过FPGA内部逻辑来设计端接电阻,或者设置上拉电阻http://iknow.baidu.com/quest……
我使用的芯片是v4系列的xc4vlx40-10ff1148,查了下用户手册相关章节,只有我原图中的一些IO标准介绍,没有5v的,这样的话是不是不兼容5V的逻辑电平啊?电路板都制好了……
有些文献中说IDE硬盘引脚的逻辑电平是TTL的,而我在ATAPI协议中没有找到,不知是否属实,如果真是TTL的,我使用的是xilinx的vertex4系列芯片做的开发,在设置端口电……
最近使用chipscope,发现并不是所有的内部信号都能被观察,常常有很多想观察的内部信号观察不到,请问什么样的内部信号可以使用chipscope观察呢,这样我以后在代码设计时就可……
看来确实是不支持了。我把capture parameters页下的data same as tigger 项去掉,把双向口DD添加到data中而不是作为trigger,还是报同样的……
是外部引脚。怎样处理它才能用chipscope观察呢?……
我想在chipscope中观察双向口信号,待连接的信号DD如图
插入核后tra……