本应用手册不但概述了组成供电网络的各种元件,而且还介绍了PCB 截止频率(FEFFECTIVE) 在设计一款高效系统供电解决方案中的作用。此外,本应用手册还描述了一些PCB 设计的……
对于当今的高速存储器件,难以保证其外部存储器接口能够满足各种时序要求。Altera®提供外部存储器物理层接口(PHY),这一ALTMEMPHY宏功能结合了源同步和自校准电路来提高系……
本应用手册将介绍在Arria® II GX FPGA 硬件中实现专用PCI Express 逻辑模块,内容包括:
Arria II GX 器件中 PCI Express Me……
传统标准单元ASIC的设计成本每年都在增加。除了流片(NRE)和模板成本,开发成本也随着设计复杂度的提高而不断攀升。标准单元ASIC设计中的功耗、信号完整性、时钟树综合以及制造缺陷……
本文档介绍许可Altera®软件的选项以及许可所需要的步骤:获得许可文件,设置它,设定许可位置。本文档还介绍了解决许可问题的一些技巧,解答常见许可问题,包括Altera许可文件格式……
本应用手册介绍了一套易于掌握使用的指导原则,并列出了Arria® II GX设计中需要考虑的一些因素。在整个设计过程中,遵循Altera建议非常重要。Altera® Arria I……
本应用笔记介绍怎样使用Altera® MAX® II CPLD 来实现安全数字(SD)或者安全数字输入输出(SDIO) 设备复用器,在只有一个SD 接口的SD/SDIO 主机上实现……
本文档介绍Altera MAX II CPLD 中的系统管理总线(SMBus) 控制器。通过实例展示了MAX II CPLD 的通用性。 ……
本文档详细介绍怎样利用MAX® II CPLD 来实现脉冲宽度调制(PWM)。本设计还利用了MAX II CPLD 的内部用户闪存振荡器,不需要采用专门的外部时钟。 ……
本文档详细介绍怎样在Altera® MAX® II CPLD 中实现NAND 闪存接口。本设计可以采用Samsung 或者AMD NAND 闪存来实现。 ……