本应用笔记介绍了如何将您的设计从 SOPC Builder 移植到 Qsys 的指南以及涉及到的其它相关问题。 ……
本应用笔记讨论了使用Stratix® V、Stratix IV、Stratix III,和Arria® II FPGA中的soft- CDR 模式,实现串行千兆位介质无关接口(SG……
本应用笔记介绍了如何通过编写RTL 代码来控制Altera® Stratix® V 器件中有限冲击响应(FIR) 滤波应用的精度可调数字信号处理(DSP) 模块的Quartus® ……
Altera® 3GPP LTE Turbo 参考设计展示了通过使用Turbo 码,实现采用栅格终止支持的编码,以及实现采用提前终止支持的前项错误校正(FEC) 编码。参考设计适用……
Altera® 3GPP LTE Turbo 参考设计展示了通过使用Turbo 码,实现采用栅格终止支持的编码,以及实现采用提前终止支持的前项错误校正(FEC) 编码。参考设计适用……
本应用笔记介绍了Stratix® IV 器件均衡器中的判决反馈均衡(DFE) 功能。通过采用DFE 功能和补偿码间干扰(ISI),可以改善高频信噪比。DFE 功能在不放大噪声的情况……
本应用笔记介绍了MAX® II 和MAX V 器件中内部振荡器的例化及其使用。
MAX II 和MAX V 器件提供了一个独特的内部振荡器作为用户闪存(UFM) 的一个组成部分。……
本应用笔记介绍了一套易于掌握使用的设计指导原则,并列出了Altera® Stratix® V FPGA 设计中需要考虑到的一些因素。对于高密度、高性能的Stratix V 器件,遵……
本应用笔记介绍了采用在系统编程(ISP) 成功地进行设计时需要遵循的指南。对于Altera® ISP 功能器件,你可以通过IEEE 标准1149.1 JTAG 接口进行在系统编程以……
RapidIO 动态数据速率重配置参考设计演示了如何通过使用ALTGX_RECONFIG 宏功能以及Stratix® IV GX EP4SGX230KF40C3ES 信号完整性收发……