还有,我用的芯片是max7128stc,和这个芯片有关吗?这个芯片支持芯片内部三态门接负载吗?……
我用下面两种方法实现74244,可是仿真结果,当gn是高电平时:
第一个b[7:0]输出可以实现高阻态,而第二个程序,b[7:0]输出不出现高阻态,是零。
这是为什么?这两种方……
我用下面两种方法实现74244,可是仿真结果,当gn是高电平时:
第一个b[7:0]输出可以实现高阻态,而第二个程序,b[7:0]输出不出现高阻态,是零。
这是为什么?这两种方……
我头一次接触QuartusII,想问:在建立工程的时候,下面的两个选项怎么选。尤其是第二个,如果不选会影响以后的仿真等吗?[upload=jpg]UploadFile/2004-1……
对,是四倍频电路,我说错了。关键是怎么实现?PLL在FPGA、CPLD里可以直接调用吗?……
其实设计的主要难题的延时电路的设计,我想把cp延时4分之1周期。但cp周期长度不定,该怎么办?……
请教,我想设计一个脉冲信号转换成四个脉冲信号,该怎么设计,思路。设计语言或原理图都行。 ……
怪了,我为什么看不到论坛帖子,只能看到统计了乱起八遭的东西。……