Rancho

高工

今日你签到了吗?论坛动态

来自 论坛2012-05-13 09:53

用 Xilinx CPLD 与 NAND Flash 存储器器件接口

本应用指南介绍了使用 Xilinx CoolRunner™ XPLA3 CPLD 实现与 NAND Flash 存储器接口。 CoolRunner CPLD 是现有功率……
来自 论坛2012-05-13 09:52

将 DDR SDRAM 与 CoolRunner-II CPLD 接口

本技术文档介绍了 CoolRunner™-II CPLD 与双倍数据速率 (DDR) SDRAM 存储器器件接口的参考设计。 创建的参考设计能够在 100 MHz 的工……
来自 论坛2012-05-13 09:51

利用 CoolRunner-II CPLD 和 SPI 闪存配置 Xilinx FPGA

本应用指南介绍了使用廉价的小型串行外设接口 (SPI) 闪存,配置 Xilinx FPGA,如 Spartan™-IIE 和 Spartan-3 FPGA 的方法。 ……
来自 论坛2012-05-13 09:50

无需板仿真即可估计实际的输出时序

本技术文档能够在无需板级 IBIS 或 SPICE 仿真的情况下,帮助设计者获得更精确的 I/O 时序数据。 直到最近,Xilinx 才把输出列入集总容性负载中。 然而,由于上升和……
来自 论坛2012-05-13 09:50

133 MHz PCI-X 到128 MB DDR 小型 DIMM 存储器桥

本应用指南介绍了Virtex™-4器件的133-MHz、64-bit PCI-X接口与128 MB 双数据速率 (DDR)、小型双列直插存储器模块 (SODIMM) 接……
来自 论坛2012-05-13 09:49

Virtex-5 系列高级封装

本白皮书讨论了 Virtex™-5 系列 FPGA 高级封装方法为应用设计工程师所带来的一些优势。 wp247.pdf……
来自 论坛2012-05-13 09:48

使用 Virtex-5 FPGA 器件实现 DDR SDRAM 控制器(中文版)

本应用指南描述了在 Virtex™-5 器件中实现的 200-MHz DDR SDRAM 存储器控制器。 本参考设计使用了 Virtex-5 ChipSync 功能来校……
来自 论坛2012-05-13 09:47

单纠错和双检错(中文版)

本应用指南描述了“纠错控制”(Error Correction Control, ECC) 模块在 Virtex™-II、Virtex-II P……
来自 论坛2012-05-13 09:46

利用 Virtex-4 器件实现 QDR II SRAM 接口(中文版)

本应用指南描述了利用 Virtex™-4 器件实现四字突发脉冲 QDR II SRAM 接口及其时序的详细信息。 此可综合的参考设计利用 Virtex-4 系列独特的 ……
来自 论坛2012-05-13 09:45

使用 Virtex-4 FPGA 器件实现 DDR SDRAM 控制器(中文版)

本应用指南描述了在 Virtex™-4 XC4VLX25 FF668 -10 器件中实现的 DDR SDRAM 控制器。 该实现运用了直接时钟控制技术来实现数据采集,并……
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司