besomeone

菜鸟

今日你签到了吗?论坛动态

来自 论坛2010-07-16 23:56

RE: 关于V5的DDR2核用户接口读数接口的问题

其实这段时间我在忙别的了,反正想到问题就请教了哈,还是非常感谢你的,我也学到了很多东西,排出了很多疑问,对这个DDR2的调试逐渐清晰了! 这个sim.exe或者.do文件,我还真……
来自 论坛2010-07-15 00:57

RE: 关于V5的DDR2核用户接口读数接口的问题

如果加入DDR2原型进行modelsim仿真,只需要提供系统时钟,然后设计一个顶层模块,将信号源和DDR2控制器以及原型接口连接好就可以了吧?还需不需要运行那个sim.exe?这个……
来自 论坛2010-07-15 00:45

RE: 请问一下关于XILINX里MIG的使用

请教一下,ddr2的MIG如果不使用DCM是不是必须提供DDR2的控制器的四个时钟信号,我记得有175MHz,90°相位的175MHz,还有一个200MHz的;是通过V5板……
来自 论坛2010-07-14 23:48

RE: 关于V5的DDR2核用户接口读数接口的问题

我使用的是ML510,谢谢你的建议,给了我很大启发,非常感谢! 顺便再问三个问题: 1.chipscope采样时钟使用多少比较合适?我用和信号源的时钟频率175进行采样的时候,……
来自 论坛2010-07-12 11:49

RE: 关于V5的DDR2核用户接口读数接口的问题

原来以为前期别人做的初始化已经没问题就直接在板子上调试了,也没有加入DDR2原型进行仿真,所以用chipscope抓取的波形也不知道问题出在哪个地方!……
来自 论坛2010-07-11 13:49

RE: 关于V5的DDR2核用户接口读数接口的问题

非常感谢你的回复,你的总结非常准确!上周四已经把回复的内容编辑好的,但是网页崩溃了,内容也没有保存,非常之郁闷,只好再重新编辑;刚试过,验证错误也会内容也会丢失,强烈建议编辑内容在……
来自 论坛2010-07-07 23:11

RE: FPGA时序约束教程(分享)

基本的管脚约束和电气特性的约束还是会的,周期约束和其他高级约束虽然语法上明白,但是实际用的时候就不知道何时加了,还没有加经验,一般的低速设计也不必加过多的约束。……
来自 论坛2010-07-07 23:06

RE: 面试概念:毛刺、竞争、冒险

毛刺就是由于布线延时造成的,一般高位布线较短,所以比低位的反转快,就会造成一个与门的输入。这个时候就会出现毛刺吧……
来自 论坛2010-07-07 18:25

RE: 关于V5的DDR2核用户接口读数接口的问题

谢谢你的回复!      init_done已经完成,检测到由0到1的变化过程;      仿真……
来自 论坛2010-07-06 11:32

RE: 关于V5的DDR2核用户接口读数接口的问题

你好,我也在用ddr2在v5上进行调试,读写都满足时序,但是数据读出来以后,ra_valid信号始终无效,不知道怎么回事?读出的数据和给读的地址是存在一个延迟的,我的邮箱是stro……
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司