jlhgold

工程师

今日你签到了吗?论坛动态

来自 论坛2013-05-19 21:01

RE: 不参加活动的来打个酱油 缓慢更新 适合本次DIY原理图的代码VHDL&Verilog

公司的东西 不方便发 呵呵 我自己已经很少画板子测试呢 一般都买个demo这种 飞线或者搭棚测一下的 ……
来自 论坛2013-05-19 20:54

RE: 周末无聊发个以前做的PCB板--《极光》

这个多好 很多年前就有更炫的效果呢 ……
来自 论坛2013-05-19 20:39

RE: 不参加活动的来打个酱油 缓慢更新 适合本次DIY原理图的代码VHDL&Verilog

另外我现在一般用的cadence 发到那里去也不合适 呵呵……
来自 论坛2013-05-19 20:20

RE: 不参加活动的来打个酱油 缓慢更新 适合本次DIY原理图的代码VHDL&Verilog

我没有完整的PCB 个人不喜欢用这种学习版的 呵呵 都是核心板+飞线 除非是高频高速信号 那种我一般会直接用连接器接驳 ……
来自 论坛2013-05-19 20:09

RE: 不参加活动的来打个酱油 缓慢更新 适合本次DIY原理图的代码VHDL&Verilog

每个人的都不一样 反正我这也算整理 也不是原创 无所谓……
来自 论坛2013-05-19 20:01

RE: 不参加活动的来打个酱油 缓慢更新 适合本次DIY原理图的代码VHDL&Verilog

累了 今天暂时不更新了。……
来自 论坛2013-05-19 19:25

RE: 不参加活动的来打个酱油 缓慢更新 适合本次DIY原理图的代码VHDL&Verilog

范例3:永远的流水灯2 编译环境:QII 9.1sp1 包含: 1、verilog工程 2、VHDL工程 注: 以下例程使用50Mhz的有源晶振,如与实际不符,请自……
来自 论坛2013-05-19 19:10

RE: 不参加活动的来打个酱油 缓慢更新 适合本次DIY原理图的代码VHDL&Verilog

范例2:永远的流水灯 编译环境:QII 9.1sp1 包含: 1、verilog工程 2、VHDL工程 注: 以下例程使用50Mhz的有源晶振,如与实际不符,请自行……
来自 论坛2013-05-19 18:49

RE: 不参加活动的来打个酱油 缓慢更新 适合本次DIY原理图的代码VHDL&Verilog

为了不太监,先来个最经典的 范例1:led闪烁 编译环境:QII 9.1sp1 包含: 1、verilog工程 2、VHDL工程 ……
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司