Rancho

高工

今日你签到了吗?论坛动态

来自 论坛2012-05-09 18:59

Designing Efficient Digital Up and Down Converters for Narrowband Systems

Digital Up Converters (DUC) and Digital Down Converters (DDC) are key components of RF sys……
来自 论坛2012-05-09 18:57

Connecting Virtex-6 FPGAs to ADCs with Serial LVDS Interfaces and DACs with Para

This application note describes how to utilize the dedicated deserializer(ISERDES) and ser……
来自 论坛2012-05-09 18:51

用于实现 RAID6 奇偶性的硬件加速器

本应用指南介绍了独立磁盘冗余阵列 (RAID),它是一个硬盘驱动 (HDD) 阵列,其中部分的物理存储容量可存储多余的信息。 如果阵列中一个或多个硬盘(包含有单个损坏的硬盘扇区)失……
来自 论坛2012-05-09 18:50

A 3/4/5/6X Oversampling Circuit for 200 Mb/s to 1000 Mb/s Serial Interfaces

The oversampling module described in this application note performs 3/4/5/6X oversampling.……
来自 论坛2012-05-09 18:43

SERDES Framer Interface Level 5 for Virtex-6 Devices

This application note describes the implementation of SERDES Framer Interface Level 5 (SFI……
来自 论坛2012-05-09 18:41

Dynamically Programmable DRU for High-Speed Serial I/O

The non-integer data recovery unit (NI-DRU) presented in this application note is specific……
来自 论坛2012-05-09 18:40

基于直接数字综合的 E1/T1 的时钟数据恢复设计技巧

本技术文档详细介绍了在针对电信应用的 Virtex™ 和 Spartan™ FPGA 内实现的数字 PLL 的设计方案。对 PLL 的性能和回路稳定性进行了……
来自 论坛2012-05-09 18:39

SFI-4.1 16-Channel SDR Interface with Bus Alignment

This Virtex™-5 application note describes an SFI-4.1 interface, a 16-channel, source……
来自 论坛2012-05-09 18:37

数字锁相环 (DPLL) 参考设计

本应用指南和参考设计使用最少的外部元件和 Virtex™-4 剩余资源提供了数字锁相环 (DPLL) 解决方案。 DPLL 的性能比大多数集成的混合信号解决方案更出色。……
来自 论坛2012-05-09 18:36

10 Gb 以太网硬件演示平台

本《10 Gb 以太网硬件演示平台》应用指南描述了 Xilinx FPGA 硬件内 LogiCORE™10 Gb 以太网和 XAUI 核的功能。 其中包含开发板要求、设……
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司