希望申请
BP1360/1: 3片;
MR16 DEMO:规格有两种3×1W,1个。
谢谢!……
呵呵,我是用pll的,代替DCM,可以对晶振直接倍频上去。另外再用一个pll产生那个200MHz的时钟,比较节省硬件资源,得到的效果也不错。
对于你板子布线的问题可以先画好pcb……
一般都是用core generator 产生的吧,做好最后的工程文件后再把自己的东西加进去,或者是把他的rtl文件加到你自己的工程下面。
备选的型号不多你可以把IPcore升级试……
谢谢你的建议,我用chipscope试了试,对分频输出的效果还蛮好,倍频的就看不出来了……
v5的片子用一会就非常烫手,这样长时间用还要加风扇。跑很小的程序也是一样。不知道有什么方法能解决……
哦,听了zhang的豁然开朗。那我查查具体的芯片。
我这是有个板子,想用个大点的内存,所以要用实际的条子了……
看了xilinx的 ug190文档,一般推荐PLL级联DCM,可以很好的滤除抖动和提高噪声容限。pll输出直接作为DCM的clkin,中间无BUFG,只有在DCM最后的输出加入BU……