EDA/PLD
随着高速电路的不断涌现,PCB板的复杂度也越来越高,为了避免电气因素的干扰,信号
层和电源层必须分离,所以就牵涉到多层PCB的设计。在多层板的设计中,对于叠层的安
……
EDA/PLD
探讨高速PCB设计电容的应用。电容是电路板上不可缺少的一个部分,并且起到了至关重
要的作用,探讨它具备至关重要的价值。您在设计中是否有这样困惑:我要用什么样的
电容……
EDA/PLD
问:在Allegro中可以打开的文件有几类,各有什么不同?
答:在Allegro中可以打开的文件有四类。
在Allegro中,执行File—Open命令……
EDA/PLD
问:在 Allegro 中如何使用半径添加圆弧(Arc)?
答:在 Allegro 中,执行 Add—Arc w/Radius 命令,在 Allegro
窗口的下面……
EDA/PLD
许多设计师一般是采用直接在原理图上加注高速布线要求的文字说明以通知PCB设计人员
注意这些要求。如果设计是用CONCEPTHDL输入的,可以直接对网线加上相应的约束……
EDA/PLD
4.3.3 接地
实际中,信号的基本接地方式有三种,浮地、单点接地和多点接地。
1.浮地
浮地就是指和公共地分开的接地。采用浮地的目的是为了将电路或者设备与……
EDA/PLD
Step 1 设定Protel DXP等线长的NET为一个NET群组(Net
Classes),我们设定TSROW1~8 为TSROW Classes:
[pic]……
EDA/PLD
工程师们在设计PCB电源分配系统的时候,首先把整个设计分成四个部分:电源(电池、
转换器或者整流器)、PCB、电路板去耦电容和芯片去耦电容。本文将主要……
EDA/PLD
现在市面上关于PTROTEL99SE的书很多,但都没有具体叙述有关电路图的打印设置方法。
PROTEL99SE的打印设置较之以前的版本有了很多不同之处。特别是在实际……
EDA/PLD
,打开allegro setup---electrical constraint spreadsheet-->net-->routing--
>relative p……