返回首页 | 论坛 | 问答 | 博客
 

确定AD9548系统时钟低环路带宽应用中的最大容许频率漂移速率

n S o FTW ff 2  )1( 简介 AD9548是一款配有直接数字频率合成器(DDS)的数字 PLL,其中DDS的作用相当于模拟PLL中的VCO。不过,与 VCO不同的是,DDS的输出信号来源于专用……
  如您已是会员?请登录浏览全文
用户名:
密码: 忘记密码?
 
下次是否自动登陆:是    
  第一次访问EEPW?
不要犹豫,注册成EEPWer,视频、文档、白皮书随你看

关于我们 | 广告服务 | 企业会员服务 | 网站地图 | 联系我们 | 友情链接 | 手机EEPW
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司
Copyright ©2000-2020 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
京ICP备12027778号-2