范培东

菜鸟

今日你签到了吗?论坛动态

来自 论坛2015-05-04 17:56

嵌入式作业

2-1 查阅S3C2410A处理器和STM32F103EZTb处理器的数据手册,了解这两款芯片内部是否集成了以太网控制器?   S3C2410处理器内嵌……
来自 论坛2015-05-04 17:52

嵌入式作业(补交)

3-3: Arm处理器是通过转移指令完成两种工作状态的切换,他的切换语句可以如下; AREA Armpro5-10,CODE,READONLY ENTRY go MOV R……
来自 论坛2015-01-09 09:08

说明信号和变量的功能特点,以及应用上的异同点。

    变量:变量是一个局部量,只能在进程和子程序中使用。变量不能将信息带出对它做出定义的当前结构。变量的赋值是一种理想化的数据传输,是立即发生的,不……
来自 论坛2015-01-09 09:06

给出含有异步清0和计数使能的16位二进制加减可控计数器的VHDL描述。

LIBRARY IEEE;   USE IEEE.STD_LOGIC_1164.ALL;       USE IEE……
来自 论坛2015-01-09 09:05

用VHDL设计一个功能类似74LS160的计数器

LIBRARY IEEE;   USE IEEE.STD_LOGIC_1164.ALL;   USE IEEE.STD_LOGIC_UNSIGNED.ALL……
来自 论坛2015-01-09 09:04

在VHDL设计中,给时序电路清0(复位)有两种不同方法,它们是什么?如何实现?

两种方法为同步清零和异步清零。 同步清零是指与时钟同步,即时钟触发条件满足时检测清零信号是否有效,有效则在下一个时间周期的触发条件下,执行清零。 异步清零是清零信号有效时,无视……
来自 论坛2015-01-09 09:03

归纳利用Quartus II进行VHDL文本输入设计的流程;从文件输入一直到硬件功能测试。

答:1 建立工作库文件夹和编辑设计文件; 2 创建工程;3 编译前设置;4 全程编译;5 时序仿真;6 引脚锁定;7 配置文件下载;8 打开SignalTap II编辑窗口;9 调……
来自 论坛2015-01-09 09:03

归纳利用Quartus II进行VHDL文本输入设计的流程;从文件输入一直到硬件功能测试。

答:1 建立工作库文件夹和编辑设计文件; 2 创建工程;3 编译前设置;4 全程编译;5 时序仿真;6 引脚锁定;7 配置文件下载;8 打开SignalTap II编辑窗口;9 调……
来自 论坛2015-01-09 09:02

叙述EDA的FPGA/CPLD设计流程,以及涉及的EDA工具及其在整个流程中的作用。

 答:     1)设计输入(包括原理图输入和HDL文本编辑,EDA可以提供文本编辑工具)    ……
来自 论坛2015-01-09 09:01

IP在EDA技术的应用和发展中的意义是什么?

答:IP就是知识产权核或者知识产权模块的意思。在EDA技术和开发领域具有十分重要的作用,在半导体产业中IP定义为用于ASIC或FPGA/CPLD中预先设计好的电路功能模块。IP可以……
2
»
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司