xiaogun

助工

今日你签到了吗?论坛动态

来自 论坛2014-07-30 21:14

RF产品设计过程中降低信号耦合的PCB布线技巧( 二)

二、如何进行分区?     设计分区可以分解为物理分区和电气分区。物理分区主要涉及元器件布局、朝向和屏蔽等问题;电气分区可以……
来自 论坛2014-07-30 21:14

RF产品设计过程中降低信号耦合的PCB布线技巧

第二篇  RF产品设计过程中降低信号耦合的PCB布线技巧     一轮蓝牙设备、无绳电话和蜂窝电话需求高潮正促使中国电……
来自 论坛2014-07-30 21:13

基于FPGA的高精度相位测量仪的设计

该基于FPGA的相位测量仪,硬件组成包括FPGA、高速DAC以及电压比较器等部分。其系统硬件结构如图1所示。 该测量仪由按键来预置正弦波的频率及相位。通过FPGA内部的控制……
来自 论坛2014-07-30 21:12

FPGA和ASIC的电源管理方案

目前的电子产品市场竞争非常激烈,厂商都希望能在最短时间内将新产品推出市场,以致子系统的设计周期越缩越短。在这个发展过程中,FPGA及ASIC的重要性越来越受到重视,因为新系统……
来自 论坛2014-07-30 21:11

高速PCB设计--IC的去耦

通常IC仅通过电容来达到去耦的目的,因为电容并不理想,所以会产生谐振。在大于谐振频率时,电容表现得象个电感,这就意味着di/dt受到了限制。电容的值由IC管脚间允许的电源电压波动来……
来自 论坛2014-07-30 21:10

电磁兼容性和PCB设计约束

 PCB布线对PCB的电磁兼容性影响很大,为了使PCB上的电路正常工作,应根据本文所述的约束条件来优化布线以及元器件/接头和某些IC所用去耦电路的布局  ……
来自 论坛2014-07-30 21:08

PCB的走线( 续)

 误区二:认为保持等间距比匹配线长更重要。在实际的PCB布线中,往往不能同时满足差 分设计的要求。由于管脚分布,过孔,以及走线空间等因素存在,必须通过适当的绕线才 能……
来自 论坛2014-07-30 21:07

PCB的走线原则

布线(Layout)是PCB设计工程师最基本的工作技能之一。走线的好坏将直接影响到整个 系统的性能,大多数高速的设计理论也要最终经过Layout得以实现并验证,由此可见,布&nb……
来自 论坛2014-07-30 21:07

PCB可靠性设计---抗干扰和去耦电容

 抗干扰部分  提高敏感器件的抗干扰性能  提高敏感器件的抗干扰性能是指从敏感器件这边考虑尽量减少对干扰噪声  的拾取,以及从不……
来自 论坛2014-07-30 21:06

印刷线路元件布局结构(续)

印刷线路元件布局结构(续)   三、印刷板图设计中应注意下列几点   1.布线方向:从焊接面看,元件的排列……
Copyright ©2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司