在很多应用场景下,SERDES需要在不同的工作模式之间进行动态切换。本文描述了7系列GTX在40G/10G之间动态切换的流程。
……
尽管通常Fixed-Point(定点)比Floating-Point(浮点)算法的FPGA实现要更快,且面积更高效,但往往有时也需要Floating-Point来实现。这是因为Fi……
• 硬件平台:ZC706开发板
• 软件工具:Vivado 2013.2
Step 1: 创建工程
Step 2: 配置Zynq
Step 3: 配置MIG
Step 4……
硬件平台:ZC706开发板
软件工具:XPS & SDK 14.4
MIG(Memory Interface Generator)的基本配置:
AXI接口: 200MHz, ……
第一步,创建一个工程.
第二步,删除clock_generator.
第三步,删除时钟输入信号.
第四步,创建一个时钟输入信号. 如何将 MicroBlaze 输入时……
Vivado HLS中指针作为top函数参数的处理。
本文采用浅显易懂的描述方式,结合具体的c代码例子,详细描述了常用三种指针的设计类型,以及其作为顶层函数参数时,采用不……
随着半导体技术,特别是 FPGA 的发展,单片芯片的处理能力越来越强。现在单片的处理能力都在 1Tbit 以上。而要处理这么多的数据,单靠原来的 LVDS, LVPECL 已经无法……
Altera公司和Micron技术公司9月5日宣布,双方联合成功展示了Altera Stratix V FPGA和Micron混合内存立方 (Hybrid Memory Cube,……
赛灵思自爆八大专家秘笈之一。
十招加速Vivado IP Integrator设计
作者:赛灵思公司
Xilinx在Vivado 2013.2中,推出了全新的图……