返回首页 | 论坛 | 问答 | 博客
 

ADI时钟: 优化和支持JESD204B接口

时钟抖动衰减器旨在支持JESD204B串行接口标准,用于连接基站设计中的高速数据转换器和现场可编程门阵列(FPGA) JESD204B接口专门针对高数据速率系统设计需求而开发,ADI的时钟抖动衰减器内置支持和增强该接口标准特性的独……
  如您已是会员?请登录浏览全文
用户名:
密码: 忘记密码?
 
下次是否自动登陆:是    
  第一次访问EEPW?
不要犹豫,注册成EEPWer,视频、文档、白皮书随你看

关于我们 | 广告服务 | 企业会员服务 | 网站地图 | 联系我们 | 友情链接 | 手机EEPW
《电子产品世界》杂志社 版权所有 北京东晓国际技术信息咨询有限公司
Copyright ©2000-2020 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
京ICP备12027778号-2